drm/amd/display: set backlight level limit to 1
authorGuttula, Suresh <Suresh.Guttula@amd.com>
Mon, 29 Oct 2018 05:23:25 +0000 (05:23 +0000)
committerAlex Deucher <alexander.deucher@amd.com>
Tue, 30 Oct 2018 21:53:02 +0000 (16:53 -0500)
This patch will work as workaround for silicon limitation
related to PWM dutycycle when the backlight level goes to 0.

Actually PWM value is 16 bit value and valid range from 1-65535.
when ever user requested to set this PWM value to 0 which is not
fall in the range, in VBIOS taken care this by limiting to 1.
This patch here will do the same. Either driver or VBIOS can not
pass 0 value as it is not a valid range for PWM and it will
give a high PWM pulse which is not the intended behaviour as
per HW constraints.

Signed-off-by: suresh guttula <suresh.guttula@amd.com>
Reviewed-by: Harry Wentland <harry.wentland@amd.com>
Signed-off-by: Alex Deucher <alexander.deucher@amd.com>
drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c

index e224f23e22155918a742bbd13e45131edc9463b0..b0df6dc9a775f061120fbad6837e92f483317aea 100644 (file)
@@ -1524,6 +1524,13 @@ static int amdgpu_dm_backlight_update_status(struct backlight_device *bd)
 {
        struct amdgpu_display_manager *dm = bl_get_data(bd);
 
+       /*
+        * PWM interperts 0 as 100% rather than 0% because of HW
+        * limitation for level 0.So limiting minimum brightness level
+        * to 1.
+        */
+       if (bd->props.brightness < 1)
+               return 1;
        if (dc_link_set_backlight_level(dm->backlight_link,
                        bd->props.brightness, 0, 0))
                return 0;